CoWoS-S、CoWoS-R、CoWoS-L三種技術的差異為何?CoWoS-L在成本和效能上有何優勢,使其有望成為未來主流? | Cmnews

CoWoS-S、CoWoS-R 與 CoWoS-L 技術差異

CoWoS(Chip on Wafer on Substrate)是台積電開發的 2.5D 先進封裝技術,分為晶片堆疊(CoW)和封裝在基板(WoS)兩個部分。CoWoS-S、CoWoS-R、CoWoS-L 的主要差異在於中介層使用的材料以及可封裝的 HBM(高頻寬記憶體)數量。

目前主流的 CoWoS-S 生產成本較高,但被廣泛應用於 AI 伺服器和高效能運算產品,例如輝達的 H100 和 AMD 的 MI300。CoWoS-R 透過 InFO 技術和中介層整合各 SoC 和 HBM,取代矽穿孔以降低封裝成本,適合網通類產品使用。CoWoS-L 是台積電最新技術,在矽中介層中加入主動元件 LSI,提升晶片設計及封裝彈性,可以堆疊多達 12 顆 HBM3,且成本比 CoWoS-S 更低。

CoWoS-L 的成本和效能優勢

CoWoS-L 透過在矽中介層中加入主動元件 LSI,不僅提升了晶片設計的靈活性,還能堆疊更多的 HBM3,大幅提升記憶體容量和頻寬。同時,由於其成本比 CoWoS-S 更低,因此在成本效益上具有顯著優勢。這些優勢使得 CoWoS-L 有望成為未來 CoWoS 技術的主流,並被新一代 AI 晶片採用。

CoWoS 技術的未來趨勢

隨著 AI 和高效能運算的興起,CoWoS 技術變得越來越重要。CoWoS 技術可將不同類型的晶片整合到同一個晶片上,提高晶片效能並降低功耗。CoWoS-L 的出現,進一步降低了成本,並提升了效能和設計靈活性,預計將在未來先進封裝市場中佔據重要地位。


This is a simplified version of the page. Some interactive features are only available in the full version.
本頁為精簡版,部分互動功能僅限完整版使用。
👉 View Full Version | 前往完整版內容